



# Circuitos Digitais II - 6882

# André Barbosa Verona Nardênio Almeida Martins

# Universidade Estadual de Maringá Departamento de Informática

Bacharelado em Ciência da Computação

# Aula de Hoje

- o Revisão da aula anterior
  - Comandos Condicionais
    - o Comando WHEN ELSE
    - o Comando IF THEN ELSE
    - o Comando CASE WHEN
- o Comandos de Repetição
  - o Comando FOR LOOP
  - o Comando WHILE LOOP
  - Comando NEXT e EXIT



# Revisão

- Comandos Condicionais
  - o Comando WHEN ELSE
  - o Comando IF THEN ELSE
  - o Comando CASE WHEN



## **Comandos Condicionais**

- · Comandos Condicionais permitem alterar o fluxo de execução do código
- · Em VHDL há 3 comandos condicionais:
  - · WHEN ELSE
  - · IF THEN ELSE
  - · CASE WHEN



## WHEN ELSE

- · É um comando concorrente
- · Restrição de uso dentro de procedimentos, funções e processos
- Transfere o valor de uma expressão para um sinal destino caso uma determinada condição seja satisfeita

### <u>Sintaxe</u>

```
sinal_destino <= expressao_1 WHEN condiçao_1 ELSE
expressao_2 WHEN condiçao_2 ELSE
expressao_3 WHEN condiçao_3 ELSE
expressao_4;
```

· <u>Nota:</u> O comando condicional WHEN ELSE é útil para expressar funções

lógicas em forma de tabela verdade



### WHEN ELSE

- · Exemplo 01:
- · Implemente a função XNOR com o comando condicional WHEN ELSE

TV da Porta XNOR

Entradas Saída

A B S

| ^ |   | $\overline{}$ |
|---|---|---------------|
| A | В | 5             |
| 0 | 0 | 1             |
| 0 | 1 | 0             |
| 1 | 0 | 0             |
| 1 | 1 | 1             |

Função XNOR Representação:  $S = A \oplus B = A \odot B$ 

## Símbolo da Porta XNOR



### Condições

A variável de saída S será igual a 1 quando as variáveis de entrada A e B forem iguais, senão a variável de saída S será igual a 0.



## WHEN ELSE

- · Exemplo 01:
- · Implemente a função XNOR com o comando condicional WHEN ELSE

## Entradas Saída B 5 0 1 0 0 0 0

```
TV da Porta XNOR LIBRARY ieee; -- Funcao xnor usando comando when else
                    USE ieee.std_logic_1164.all;
                     ENTITY xnor cc when IS
                             PORT (a, b : IN BIT;
                                      s : OUT BIT);
                     END xnor cc when;
                     ARCHITECTURE condicional OF xnor cc when IS
                     BEGIN
                        s <= '1' WHEN (a=b) ELSE '0';
                     END condicional:
```



## WHEN ELSE

• Exemplo 02: Implemente um multiplexador de duas entradas de dados (a e b), uma entrada de seleção (s) e uma única saída de dados (f). O seu funcionamento basear-se-á na escolha da entrada de seleção que determinará qual das entradas de dados aparecerá na saída de dados.



## Solução

```
LIBRARY ieee; -- Multiplexador 2 x 1 usando comando when else
USE ieee.std_logic_1164.all;
ENTITY mux cc when IS
   PORT (a, b : IN BIT;
            s: IN BIT:
            f : OUT BIT);
END mux_cc_when;
ARCHITECTURE condicional OF mux_cc_when IS
BFGIN
   f <= a WHEN s = '0' ELSE b;
END condicional;
```



## IF THEN ELSE

- · É um comando sequencial
- Utilizado na descrição comportamental de componentes → Utilizado em procedimentos, funções e processos.
- · Transfere o valor de uma expressão para um sinal destino caso uma determinada condição seja

```
satisfeita
```

Sintaxe

```
IF condicao_1 THEN

comando_sequencial;

ELSIF condicao_2 THEN

comando_sequencial;

ELSIF condicao_3 THEN

comando_sequencial;

ELSE

-- Clausula ELSE opcional
```



comando\_sequencial;

END IF:

## IF THEN ELSE

· Aninhar vários níveis de contruções IF THEN ELSE.

· Sintaxe  $\rightarrow$ 

```
IF condicao_1 THEN
          IF condicao 2 THEN
                   comando_sequencial;
         ELSE
                   comando sequencial;
         END IF:
ELSE
         IF condicao_3 THEN
                   comando_sequencial;
         ELSE
                   comando_sequencial;
         END IF:
```



END IF;

### IF THEN ELSE

- · Exemplo 03:
- · Implemente a função XNOR com o comando condicional IF THEN ELSE

TV da Porta XNOR

Entradas Saída

A B S

O O 1

O 1 O

1 O O

Função XNOR Representação: 
$$S = A \oplus B = A \odot B$$

### Símbolo da Porta XNOR



### Condições

Se as variáveis de entrada A e B forem iguais então a variável de saída S será igual a 1, senão a variável de saída S será igual a 0.



### Solução

```
LIBRARY ieee: -- Funcao xnor usando comando if then else end if
USE ieee.std_logic_1164.all;
ENTITY xnor_cc_if IS
         PORT (a, b : IN BIT;
                  s : OUT BIT);
END xnor cc if;
ARCHITECTURE condicional OF xnor_cc_if IS
BEGIN
     PROCESS (a, b)
     BEGIN
           IF (a=b) THEN s <= '1';
           ELSE
              s <= '0';
           END IF:
     END PROCESS:
END condicional;
```

### IF THEN ELSE

• Exemplo 04: Implemente um multiplexador de duas entradas de dados (a e b), uma entrada de seleção (s) e uma única saída de dados (f). O seu funcionamento basear-se-á na escolha da entrada de seleção que determinará qual das entradas de dados aparecerá na saída de dados.



## Solução

```
LIBRARY ieee:
                                          -- Multiplexador 2 x 1 usando comando if then else
USE ieee.std_logic_1164.all;
ENTITY mux cc if IS
    PORT (a, b : IN BIT;
            s: IN BIT:
            f : OUT BIT);
END mux cc if;
ARCHITECTURE condicional OF mux_cc_if IS
BEGIN
   PROCESS (a, b, s)
   BEGIN
       IF s='0' THEN f<=a;
       ELSE f<=b;
       END IF:
    END PROCESS:
END condicional:
```

## CASE WHEN

- · É um comando sequencial com uso dentro de procedimentos, funções e processos.
- · Permite a definição de várias condições em um componente.
- Neste comando, as comparações sempre são feitas em torno de um único objeto ou expressão, e será
   o valor desse objeto ou determinada condição que indicará quais comandos serão executados.
- · Sintaxe:

```
CASE expressao_de_escolha IS

-- expressao_de_escolha =

WHEN condicao_1 => comando_a; -- condicao_1

WHEN condicao_2 => comando_b; comando_c;-- condicao_2

WHEN condicao_3 | condicao_4 => comando_d; -- condicao_3 ou condicao_4

WHEN condicao_5 TO condicao_9 => comando_d; -- condicao_5 ate condicao_9

WHEN OTHERS => comando_e; comando_f;-- condicoes restantes

END CASE;
```

NOTA: O delimitador | equivale a uma operação OU entre as condições de escolha. As palavras reservadas TO e DOWNTO servem para delimitar uma faixa de condições. A palavra reservada OTHERS na última condição serve para agrupar as condições não-relacionadas na lista.

### CASE WHEN

• Exemplo 05: Implemente um multiplexador de duas entradas de dados (a e b), uma entrada de seleção (s) e uma única saída de dados (f). O seu funcionamento basear-se-á na escolha da entrada de seleção que determinará qual das entradas de dados aparecerá na saída de dados.



```
LIBRARY ieee; -- Multiplexador 2 x 1 usando comando case when
USE ieee.std_logic_1164.all;
ENTITY mux_cc_case IS
   PORT (a, b : IN BIT;
            s : IN BIT;
            f : OUT BIT);
END mux cc case;
ARCHITECTURE condicional OF mux_cc_case IS
BEGIN
          PROCESS (a, b, s)
          BEGIN
                    CASE s IS
                             WHEN '0' => f <= a;
                             WHEN '1' => f <= b:
                    END CASE:
          END PROCESS:
END condicional:
```

### WITH SELECT WHEN

- · É um comando concorrente.
- · Transfere um valor a um sinal de destino segundo uma relação de opções.
- · Todas as condições de seleção devem ser consideradas e elas devem ser mutuamente exclusivas.
- · A lista de opções nesta construção não contém uma prioridade.

#### Sintaxe:

```
WITH expressao_de_escolha SELECT -- expressao_de_escolha =
sinal_destino <= expressao_a WHEN condicao_1, -- condicao_1
expressao_b WHEN condicao_2, -- condicao_2
expressao_c WHEN condicao_3 | condicao_4, -- condicao_3 ou condicao_4
expressao_d WHEN condicao_5 TO condicao_9, -- condicao_5 ate condicao_9
expressao_e WHEN OTHERS; -- condicoes restantes
```

NOTA: O delimitador | equivale a uma operação OU entre as condições de escolha. As palavras reservadas TO e DOWNTO servem para delimitar uma faixa de condições. A palavra reservada OTHERS na última condição serve para agrupar as condições não-relacionadas na lista.

### WITH SELECT WHEN

• Exemplo 06: Implemente um multiplexador de duas entradas de dados (a e b), uma entrada de seleção (s) e uma única saída de dados (f). O seu funcionamento basear-se-á na escolha da entrada de seleção que determinará qual das entradas de dados aparecerá na saída de dados.



```
LIBRARY ieee; -- Multiplexador 2 x 1 usando comando with select when
USE ieee.std_logic_1164.all;
ENTITY mux cc case IS
   PORT (a, b : IN BIT;
            s: IN BIT:
            f : OUT BIT);
END mux cc case;
ARCHITECTURE condicional OF mux cc case IS
BEGIN
          WITH s SELECT
                    f <= a WHEN '0'.
                         b WHEN '1':
END condicional;
```



# Aula de Hoje

- o Comandos de Repetição
  - o Comando FOR LOOP
  - o Comando WHILE LOOP
  - Comando NEXT e EXIT



## Comandos de Repetição

- · Comandos de Repetição permitem executar repetidamente uma sequência de instruções
- · Em VHDL há 2 esquemas de repetição:
  - · FOR LOOP
  - · WHILE LOOP



## FOR LOOP

- Permite a repetição de instruções uma quantidade de vezes preestabelecida
- · Restrição de uso dentro de procedimentos, funções e processos
- · Um contador vai sendo incrementado ou decrementado a cada iteração até atingir um valor limite.
- · Contador não pode ser alterado com operações de atribuição

### Sintaxe

FOR contador IN valor\_inicial TO|DOWNTO valor\_final LOOP comandos

• • •

END LOOP;



## FOR LOOP

· Exemplo:

```
--calcula o quadrado de 1 a 10 e armazena em i_squared
FOR i IN 1 TO 10 LOOP
    i_squared(i) := i * i;
END LOOP;
```



## FOR LOOP

- · Exercício 01:
- · Implemente um código para um circuito gerador de paridade para 4 bits:
  - ✓ Se dígitos "1" no número binário for ímpar → Paridade ímpar → Paridade = 1

✓ Se dígitos "1" no número binário for par → Paridade par → Paridade =



## Solução

· Exercício 01:

```
LIBRARY ieee;

USE ieee.std_logic_1164.all;

ENTITY gerador_paridade IS

PORT (a: IN BIT_VECTOR (0 TO 3);

    paridade: OUT BIT);

END gerador_paridade; -- continua
```



### Solução

Exercício 01: Atributo: a'RANGE[n] -> Faixa do vetor da dimensão "[n]" ARCHITECTURE logica OF gerador\_paridade IS -- continuação BEGIN PROCESS (a) VARIABLE par\_temp: BIT; **BFGIN** par\_temp:='0'; FOR i IN a'RANGE LOOP -- a'RANGE → 0 TO 3 par\_temp:=par\_temp XOR a(i); END LOOP: paridade <= par\_temp;</pre> END PROCESS: END logica;

## FOR LOOP

- · Exercício 02:
- · Implemente um código para o circuito somador de 2 bits usando FOR LOOP.
- · Use os seguintes nomes para as entradas e saídas:
  - x,y: para os dados;
  - · ze para a entrada do vem-1;
  - · v vai-1 interno;
  - zs para a saída do vai-1 final;
  - · s para a saída da soma.
  - · Veja figura a seguir



# Somador de 2 bits





## <u>Solução</u>

#### · Exercício 02: ENTITY som 2bits IS GENERIC (n : INTEGER := 2); -- numero de bits PORT (x, y : IN BIT\_VECTOR (n-1 DOWNTO 0); -- entradas do somador : IN BIT: -- vem-1 ze : OUT BIT\_VECTOR (n-1 DOWNTO 0); -- saida : OUT BIT); -- vai-1 ZS END som 2bits: ARCHITECTURE logica OF som 2bits IS BEGIN PROCESS (x, y, ze) VARIABLE v : BIT VECTOR (n DOWNTO 0); -- vai-1 interno BEGIN v(0) := ze;FOR i IN 0 TO n-1 LOOP $s(i) \leftarrow x(i) XOR y(i) XOR v(i);$ v(i+1) := (x(i) AND y(i)) OR (x(i) AND v(i)) OR (y(i) AND v(i));END LOOP: zs <= v(n); END PROCESS:

END logica;

## FOR LOOP

- · Exercício 03:
- Implemente um código para o circuito conversor do tipo bit\_vector para o tipo integer (binário para inteiro) usando FOR LOOP.
- · Use os seguintes nomes para as entradas e saídas:
  - e\_bit para o vetor de bits (com 4 posições);
  - · inteiro\_for para a saída convertida para inteiro;
  - · temp para a variável que armazena as conversões.



### Solução

 • Exercício 03: Atributo: e\_bit'RANGE[n] → Faixa do vetor da dimensão "[n]" ENTITY loop f1 IS PORT (e bit : IN BIT\_VECTOR (3 DOWNTO 0); -- entrada tipo vetor de bits : OUT INTEGER RANGE 0 TO 15); -- saida convertida para inteiro inteiro for END loop f1; ARCHITECTURE teste OF loop\_f1 IS BEGIN PROCESS (e bit) VARIABLE temp: INTEGER; BEGIN temp := 0; FOR i IN e\_bit'RANGE LOOP -- numero de iteracoes: tamanho do vetor entrada IF e\_bit(i) = '1' THEN temp := temp + 2\*\*i; END IF: END LOOP: inteiro\_for <= temp; END PROCESS: END teste:



### WHILE LOOP

- · Permite a repetição de instruções se uma condição for verdadeira
- · A iteração termina se a condição for falsa
- · Restrição de uso dentro de procedimentos, funções e processos

### Sintaxe

WHILE condição LOOP

comandos

. . .

END LOOP;



## WHILE LOOP

· Exemplo:



## WHILE LOOP

- · Exercício 04:
- Implemente um código para o circuito somador de 2 bits usando WHILE
   LOOP.
- · Use os seguintes nomes para as entradas e saídas:
  - x,y: para os dados;
  - · ze para a entrada do vem-1;
  - · v vai-1 interno;
  - zs para a saída do vai-1 final;
  - · s para a saída da soma.



#### **Solução**

```
· Exercício 04:
ENTITY som 2bits IS
 GENERIC (n : INTEGER := 2);
                                                            -- numero de bits
 PORT (x, y : IN BIT VECTOR (n-1 DOWNTO 0);
                                                            -- entradas do somador
                : IN BIT;
        ze
                                                            -- vem um
                : OUT BIT_VECTOR (n-1 DOWNTO 0);
                                                          -- saida
                   : OUT BIT);
                                                            -- vai um
        ZS
END som 2bits:
ARCHITECTURE teste OF som 2bits IS
BEGIN
 PROCESS (x, y, ze)
  VARIABLE i : INTEGER :
  VARIABLE v : BIT VECTOR (n DOWNTO 0); -- vai um interno
 BEGIN
  i := 0;
                                                  -- deve ser atualizado a cada iteração
  v(0) := ze;
  WHILE i <= n-1 LOOP
                                                  -- executado enquanto verdadeiro
    s(i) \leftarrow x(i) XOR y(i) XOR v(i);
   v(i+1) := (x(i) AND y(i)) OR (x(i) AND v(i)) OR (y(i) AND v(i));
   i := i+1;
  END LOOP:
  zs <= v(n);
 END PROCESS:
```

din

#### WHILE LOOP

- · Exercício 05:
- Implemente um código para o circuito conversor do tipo bit\_vector para o tipo integer (binário para inteiro) usando WHILE LOOP.
- · Use os seguintes nomes para as entradas e saídas:
  - e\_bit para o vetor de bits (com 4 posições);
  - inteiro\_for para a saída convertida para inteiro;
  - · temp para a variável que armazena as conversões.



#### <u>Solução</u>

#### Exercício 05:

```
LIBRARY ieee;

USE ieee.std_logic_1164.all;

ENTITY bit_to_int_while IS

GENERIC (n : INTEGER := 4);

PORT (e_bit : IN BIT_VECTOR (n-1 DOWNTO 0); -- entrada tipo vetor de bits inteiro_while : OUT INTEGER RANGE 0 TO 2**n-1); -- saida convertida para inteiro

END bit_to_int_while; --continua
```



#### Solução

```
Exercício 05: Atributo: e_bit'LENGTH[n] → Número de elementos da dimensão "[n]" no vetor
```

```
ARCHITECTURE logica OF bit_to_int_while IS
                                                                            --continuação
BFGIN
 PROCESS (e_bit)
 VARIABLE temp, i: INTEGER;
 BEGIN
  temp := 0;
  i := 0;
   WHILE (i /= e_bit'LENGTH) LOOP
                                     -- numero de iteracoes: tamanho do vetor entrada
    IF e bit(i) = '1' THEN temp := temp + 2**i;
    END IF:
    i := i + 1:
   END LOOP:
   inteiro_while <= temp;
 END PROCESS:
END logica;
```



#### NEXT e EXIT

- · Permitem alterar a sequência das operações executadas em um comando LOOP.
- · EXIT interrompe a execução do laço de repetição e força o código a prosseguir para o comando posterior ao LOOP.
- NEXT causa um salto para o final do laço de repetição e segue para a próxima iteração do comando LOOP.



#### NEXT e EXIT

#### Sintaxe NEXT

```
NEXT; --pula para a proxima iteracao

NEXT WHEN condicao_1; --pula para a proxima iteracao caso

--condicao_1 seja verdadeira

NEXT loop_1 WHEN condicao_3; --pula para a loop_1

abc: NEXT WHEN condicao_2; --idem, rotulo abc opcional
```



#### NEXT e EXIT

#### Sintaxe EXIT

```
EXIT; --termina a iteracao

EXIT WHEN condicao_1; --termina a iteracao caso

--condicao_1 seja verdadeira

EXIT loop_1 WHEN condicao_3; --termina a iteracao e salta para

--loop_1

abc: EXIT WHEN condicao_2; --idem, rotulo abc opcional
```



#### **NEXT**

Exemplo:

```
process (flag)
variable a, b : integer := 0;
begin
        a := 0 ; b := 3 ;
        for i in 0 to 7 loop
        b := b + 1;
        if i = 5 then next;
        end if;
        a := a + b;
        end loop;
end process;
```

#### **EXIT**

· Exemplo:

```
process (flag)
variable sum, cnt : integer := 0;
begin
        sum := 0; cnt := 0;
        loop
        cnt := cnt + 1;
        sum := sum + cnt;
        exit when sum > 100;
        end loop;
end process;
```

#### NEXT e EXIT







#### **EXIT**

- · Exercício 06:
- · Implemente um código para o circuito conversor do tipo bit\_vector para o tipo integer (binário para inteiro) usando EXIT num LOOP básico.
- · Use os seguintes nomes para as entradas e saídas:
  - e\_bit para o vetor de bits (com 4 posições);
  - · inteiro\_exit para a saída convertida para inteiro;
  - · temp para a variável que armazena as conversões.



#### <u>Solução</u>

```
· Exercício 06: Atributo: e bit'LENGTH[n] → Número de elementos da dimensão "[n]" no vetor
ENTITY loop e1 IS
 GENERIC (n
                    : INTEGER := 4);
 PORT (e bit : IN BIT VECTOR (n-1 DOWNTO 0); -- entrada tipo vetor de bits
       inteiro_exit : OUT INTEGER RANGE 0 TO 2**n-1); -- saida convertida para inteiro
END loop e1;
ARCHITECTURE teste OF loop_e1 IS
BEGIN
 PROCESS (e_bit)
  VARIABLE temp, i: INTEGER;
 BEGIN
  temp := 0;
  i := 0;
  LOOP
    IF e_bit(i) = '1' THEN temp := temp + 2**i:
    END IF:
    i := i + 1;
    EXIT WHEN i = e bit'LENGTH;
  END LOOP:
  inteiro_exit <= temp;</pre>
 END PROCESS:
```

END teste:



### Implementar os projetos a seguir:

- o 2 variações do somador
- o 1 variação para paridade



```
library IEEE;
use IEEE.Std_Logic_1164.all;
use ieee.STD_LOGIC_UNSIGNED.all;
ENTITY soma_cc_for2 IS

GENERIC (n : INTEGER := 2); -- numero de bits

PORT (A, B : IN STD_LOGIC_VECTOR (n-1 DOWNTO 0); -- entradas do somador

cin : IN STD_LOGIC; -- vem-1

S : OUT STD_LOGIC_VECTOR (n-1 DOWNTO 0); -- saida

cout : OUT STD_LOGIC); -- vai-1

END soma_cc_for2; --continua
```



```
architecture somador of soma_cc_for2 is
                                                                                               --continuação
begin
             process(A,B, cin)
             variable carry : STD_LOGIC;
             begin
                          for w in 0 to 1 loop
                                        if w=0 then
                                                      carry:=cin;
                                        end if:
                                        S(w) \leftarrow A(w) \times B(w) \times C
                                        carry := (A(w) \text{ and } B(w)) or (A(w) \text{ and carry}) or (B(w) \text{ and carry});
                           end loop;
                           cout <= carry;</pre>
             end process;
end somador:
```







#### Gerador Variação 1

```
library IEEE;
use IEEE.Std_Logic_1164.all;
ENTITY paridade_for_1 IS
   PORT (I : IN STD_LOGIC_VECTOR (0 TO 3);
        EVEN, ODD: OUT STD_LOGIC);
END paridade_for_1;
--continua
```



#### Gerador Variação 1

```
✓ Convenção:
    > Paridade será ímpar quando ODD = 1 e EVEN = 0
    > Paridade será par quando ODD = 0 e EVEN = 1
ARCHITECTURE teste OF paridade_for_1 IS
                                                                     --continuação
BEGIN
         PROCESS (I)
         VARIABLE p : STD_LOGIC;
         BEGIN
                   p := I(0);
                   FOR j IN 1 TO 3 LOOP
                             IF I(j) = '1' THEN p := NOT p; END IF;
                   END LOOP:
                   ODD <= p;
                   EVEN <= NOT p;
         END PROCESS:
END teste;
```

# Resumo da Aula de Hoje

### Tópicos mais importantes:

- o Comandos de Repetição
  - o Comando FOR LOOP
  - o Comando WHILE LOOP
  - Comando NEXT e EXIT



# Próxima da Aula

- o Atrasos
- o Processos
- o Pacotes

